Nanoeletrônicos e Circuitos Integrados
URI Permanente desta comunidade
Navegar
Navegando Nanoeletrônicos e Circuitos Integrados por Autor "Assalti, R."
Agora exibindo 1 - 2 de 2
Resultados por página
Opções de Ordenação
Dissertação Influência de parâmetros tecnológicos e geométricos sobre o desempenho de transistores SOI de canal gradual(2015) Assalti, R.Este trabalho tem como objetivo estudar a influência de parâmetros tecnológicos, geométricos e de polarização sobre o comportamento analógico dos transistores Silício-Sobre-Isolante nMOSFET de Canal Gradual (GC SOI), comparando-os com os dispositivos SOI convencionais, a partir de resultados obtidos através de medidas experimentais e simulações numéricas bidimensionais de dispositivos e de processo. Resultados recentes de transistores GC SOI mostraram, para uma tecnologia SOI comercial totalmente depletada de 150 nm, que um comprimento da região fracamente dopada de 100 nm proporciona o maior aumento do ganho de tensão de malha aberta, independentemente do comprimento total de canal, em comparação com um transistor de canal uniformemente dopado de mesma dimensão total. De modo a confirmar a existência do comprimento da região fracamente dopada que otimiza o ganho de tensão de malha aberta para a tecnologia de 2 µm da Universidade Católica de Louvain, foi estudado o desempenho analógico dos transistores GC com variações nos comprimentos total de canal e da região fracamente dopada. A influência de parâmetros tecnológicos, tais como concentração de dopantes da região fortemente dopada, espessuras da camada de silício e do óxido de porta, também foi avaliada, mantendo em todos os casos, o transistor operando em depleção completa. Por meio de simulações, foi constatado que o aumento no valor destes parâmetros eleva o comprimento da região fracamente dopada que otimiza o ganho de tensão intrínseco. A espessura do filme de silício mostrou ser o parâmetro tecnológico que menos influencia este comprimento otimizado. O aumento da concentração de dopantes da região fortemente dopada e do comprimento total de canal permitiu o maior incremento no máximo ganho de tensão de malha aberta, sendo observada uma elevação de aproximadamente 18 e 100 dB, respectivamente. A frequência de ganho unitário melhorou significativamente com o aumento da concentração de dopantes da região fortemente dopada para longos comprimentos da região fracamente dopada, uma vez que a mais alta concentração de dopantes reduz o comprimento efetivo de canal. A influência da polarização de porta também foi analisada, sendo notado que o aumento desta provoca uma diminuição tanto do comprimento da região fracamente dopada que maximiza o ganho de tensão de malha aberta quanto do próprio ganho de tensão intrínseco. Outro parâmetro analógico analisado neste presente estudo foi a tensão de ruptura de dreno. Ao contrário do ganho de tensão intrínseco, não foi verificado deslocamento do comprimento da região fracamente dopada que otimiza a tensão de ruptura de dreno com variações da sobretensão de condução. Experimentalmente, o comprimento da região fracamente dopada para máxima tensão de ruptura de dreno se manteve em 0,5 µm, o qual é menor do que o comprimento da região fracamente dopada para máximo ganho de tensão intrínseco. Adicionalmente, foi realizada uma análise comparativa em aplicações com espelhos de corrente do tipo fonte comum entre transistores SOI uniformemente dopados e de canal gradual, e associação série de transistores SOI. Quando a associação série de transistores SOI é constituída por dois transistores de concentração de dopantes diferentes (Associação Série Assimétrica – A-SC), seu comportamento se assemelha ao transistor de canal gradual. Pela primeira vez, comprovou-se o melhor desempenho de transistores A-SC em circuitos analógicos. A associação série assimétrica e os transistores de canal gradual promoveram maiores resistência de saída e excursão do sinal de saída, bem como melhor precisão de espelhamento em espelhos de corrente fonte comum quando comparada com o mesmo circuito implementado com transistores convencionais de canal longo, com desempenho ainda superior para os espelhos de corrente formados por transistores de canal gradual.Tese Modelagem, simulação e caracterização elétrica da associação série assimétrica de transistores SOI(2018) Assalti, R.Este trabalho tem como objetivo o estudo do desempenho analógico da associação série assimétrica (A-SC) composta por transistores planares e de múltiplas portas em tecnologia Silício-Sobre-Isolante (SOI). A estrutura A-SC é uma configuração composta por dois transistores de tensões de limiar distintas associados em série com as portas curtocircuitadas. Esta estrutura permite uma série de benefícios do ponto de vista analógico, tais como maior transcondutância e tensão de ruptura de dreno, além de menor condutância de dreno comparativamente aos transistores isolados de mesmo comprimento total de canal. Um dos limitantes em circuitos analógicos é o ruído de baixa frequência, que se trata de uma perturbação na corrente ou na tensão gerada pela própria estrutura física do dispositivo. Foi verificada a presença de ruído flicker na estrutura A-SC, tendo sua origem ligada às flutuações no número de portadores, bem como ruído Lorentzian. Foi provado que o ruído da estrutura A-SC é governado pelo transistor próximo à fonte, porém com ligeiro incremento do ruído comparativamente aos transistores isolados, o qual está relacionado à maior densidade efetiva de armadilhas. Foi realizada também uma comparação de desempenho entre o transistor de canal gradual (GC) e a estrutura A-SC em alguns circuitos analógicos básicos. O transistor GC apresentou maior ganho de tensão em malha aberta em amplificadores fonte comum com incremento de até 8 dB em relação à estrutura A-SC. No entanto, a estrutura A-SC exibiu um melhor desempenho em amplificadores dreno comum (ganho de tensão mais próximo da unidade) e espelhos de corrente fonte comum (maior excursão do sinal de saída e melhor precisão de espelhamento). Constatou-se que a combinação série de um transistor planar estreito próximo à fonte e de um transistor planar largo próximo ao dreno dobrou a tensão Early comparativamente à estrutura A-SC composta por transistores de mesma largura de canal. Foi também desenvolvido um modelo analítico de corrente de dreno para a estrutura ASC composta por transistores SOI MOS planares, onde uma boa concordância foi obtida tanto em função da tensão de porta quanto da tensão de dreno, com erro inferior a 11% na corrente de dreno. Em transistores de múltiplas portas com canal não dopado, tais como nanofios, observou-se que o aumento da polarização de substrato elevou a diferença entre as tensões de limiar dos nanofios próximos à fonte e ao dreno de larguras de canal distintas, incrementando o ganho de tensão em 13 dB ao variar a tensão de substrato de -12 a 12 V. Ao polarizar os nanofios em regime de sublimiar, o desempenho analógico da estrutura A-SC foi superior aos transistores isolados, especialmente com o estreitamento do nanofio próximo à fonte, sendo constatado um aumento de até 20 dB no ganho de tensão para uma mesma potência dissipada. Por fim, com os nanofios operando como amplificadores, foi obtida uma melhor linearidade para as estruturas A-SC ao considerar uma mesma amplitude do sinal de saída, onde, no melhor caso, foi possível aplicar um sinal de entrada senoidal de amplitude superior a 50 mV com reduzida distorção harmônica.